quartus2如何实现原理图和硬件描述语言两种方式混合设计
2个回答
2017-05-24
展开全部
用QUARTUS II软件的原理图和硬件描述语言混合输入法及层次化设计发昂发设计一个十进制数的计数、译码及显示电路。 三、实验条件 (1)电脑。 (2)开发软件:Quartus II (3)开发设备:EL — EDA—V型; EDA实验开发系统。 (4)拟用芯片:ACEX1K; EP1K100QC208-3。 四、 实验步骤 (1) 设计一个同步BCD码十进制计数器(利用VHDL语言 编写),设计文件名为COUNT10.VHD,对其编译,仿真通过后,生成电路符号COUNT10.SYM,即将我们设计的十进制计数器编译成工作库中的一个元件。 (2) 设计一个BCD码输入,输出为共阴极的显示译码器,设 计文件名为DEC7S.VHD(利用VHDL语言编写),对其编译,仿真通过后,生成电路符号DEC7S.SYM,即将我
们设计的显示译码器编译成工作库中的一个元件。 (3) 利用原理图输入法建立顶层设计文件,文件名 COUNT10_TOP.GDF,文件中要输入前面连个文件生成的元件。 (4) 对顶层设计文件构成的项目进行编译、仿真及下载,最 后在EDA实验开发系统上验证电路的功能
们设计的显示译码器编译成工作库中的一个元件。 (3) 利用原理图输入法建立顶层设计文件,文件名 COUNT10_TOP.GDF,文件中要输入前面连个文件生成的元件。 (4) 对顶层设计文件构成的项目进行编译、仿真及下载,最 后在EDA实验开发系统上验证电路的功能
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询