Verilog函数中可以返回数组吗? Verilog这样实现C语言基本函数?
voidAddZero(intnew_source[new_source_width][new_source_width],intsource[source_width*...
void AddZero(int new_source[new_source_width][new_source_width], int source[source_width*source_width], int new_source_width)
转换成Verilog语言中==》input:一个一维数组,output:一个二维数组
两个数组都是integer 展开
转换成Verilog语言中==》input:一个一维数组,output:一个二维数组
两个数组都是integer 展开
1个回答
展开全部
quartus II里可以"混用"Verilog和SystemVerilog(应该说混出来的东西就是SV了)在设置里选SystemVerilog-2005就可以
不过return语句可能是不可综合的(我对SV不甚了解) 请你确定其用法再使用
verilog里的函数调用不需要return语句 被调用的函数执行完后自动回到上一级函数、任务或进程
我不清楚你说的"退出"是什么意思 正常情况是F1里进行40次循环后回到F2,F2再次调用F1 如此循环5次 最后到F2里执行调用F1后面的语句
不过return语句可能是不可综合的(我对SV不甚了解) 请你确定其用法再使用
verilog里的函数调用不需要return语句 被调用的函数执行完后自动回到上一级函数、任务或进程
我不清楚你说的"退出"是什么意思 正常情况是F1里进行40次循环后回到F2,F2再次调用F1 如此循环5次 最后到F2里执行调用F1后面的语句
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询
广告 您可能关注的内容 |