急!急!在FPGA中如何对输入进来的信号进行2倍频,输入信号频率不确定

 我来答
日语三三d9296
2011-08-13
知道答主
回答量:7
采纳率:0%
帮助的人:9.6万
展开全部
太简单的问题了!!
你直接调用DCM(数字时钟管理)IP核就行了。既能实现一般的倍频功能,又能实现分频功能。随便找一本FPGA的书都有介绍这个的。好像没存在对信号频率的固定性的限制吧,你估计错了!有什么情况咱们交流一下,我也学习FPGA的!QQ:717135286
北京康思
2018-09-20 广告
电压的测量利用示波器所做的任何测量,都是归结为对电压的测量。示波器可以测量各种波形的电压幅度,既可以测量直流电压和正弦电压,又可以测量脉冲或非正弦电压的幅度。更有用的是它可以测量一个脉冲电压波形各部分的电压幅值,如上冲量或顶部下降量等。这是... 点击进入详情页
本回答由北京康思提供
cloudstrifer
2011-08-09 · 超过26用户采纳过TA的回答
知道答主
回答量:50
采纳率:0%
帮助的人:62.5万
展开全部
倍频要用锁相环,你的FPGA的芯片一般都内置了,具体使用你可以找找代码
追问
PLL是对固定的频率进行倍频的吧,而我的问题是输入的信号频率不固定,不管是什么频率进来都进行二倍频,这样怎么能做到啊
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式