高阻态到底是什么意思?
现在毕业了,我还是不懂,真是有点丢人啊!比如某个IO口输出高祖态,那么如果这个高阻态通过一个1k的电阻接GND和接VCC有什么区别啊?接GND会怎样,接VCC会怎样?...
现在毕业 了,我还是不懂,真是有点丢人啊!比如某个IO口输出高祖态,那么如果这个高阻态通过一个1k的电阻接GND和接VCC有什么区别啊?接GND会怎样,接VCC会怎样?
展开
6个回答
展开全部
高阻态是一个数字电路里常见的术语,指的是电路的一种输出状态,既不是高电平也不是低电平,如果高阻态再输入下一级电路的话,对下级电路无任何影响,和没接一样,如果用万用表测的话有可能是高电平也有可能是低电平,随它后面接的东西定的。
在电子学中,高阻态(英语:High impedance)表示电路中的某个节点具有相对电路中其他点相对更高的阻抗。这个概念在三态逻辑、上拉电阻中有所涉及。在硬件描述语言(如Verilog HDL和VHDL)中,高阻态通常用字母z来表示。
扩展资料:
高阻态的典型应用
1、实例1
在总线连接的结构上。总线上挂有多个设备,设备与总线以高阻的形式连接。这样在设备不占用总线时自动释放总线,以方便其他设备获得总线的使用权。
2、实例2
大部分单片机I/O使用时都可以设置为高阻输入,如凌阳,AVR等等。高阻输入可以认为输入电阻是无穷大的,认为I/O对前级影响极小,而且不产生电流(不衰减),而且在一定程度上也增加了芯片的抗电压冲击能力。
参考资料来源:百度百科-数字电路
参考资料来源:百度百科-高阻态
展开全部
有高阻态,应该也有其它两态噢,一个低电平,一个高电平,一般有高阻态的端口都用在总线上,因为总线要分时复用,也就是一会儿要用它,一会儿不用它,但是它又不能干扰其它的使用总线,所有高阻态就出现啦,用来隔开相当于断开但又不是真的断开。
本回答被提问者采纳
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
展开全部
简单说,高阻态就是把没用的电路,电阻设置为无穷大,隔离了。
比如SPI总线上的各个器件通信,当前器件要发数据,其他器件都是高阻态,意思是我发数据你们都别干涉,总线交给我来控制,上下拉我说了算。
比如SPI总线上的各个器件通信,当前器件要发数据,其他器件都是高阻态,意思是我发数据你们都别干涉,总线交给我来控制,上下拉我说了算。
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
展开全部
用个很简单的话告诉你,高阻态就是电阻很大,或者说是趋向无穷大。这样理解是最好的。
更多追问追答
追问
电阻无穷的话那和外界不就相当于断开了
追答
没有断开哦有电阻怎么是断开。一般作为输入的时候是最好是高阻态的,这样的话电流就会小了。
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
展开全部
拿我最近用的一个DS18B20传感器说吧,它只有一个总线,这条总线可作为输入也可作为输出,传感器和控制器连接,控制器向传感器写数据好说,直接控制总线高低电平就行,但是传感器向控制器写数据呢,总线的电平是高是低不知道(因为要写的数据不知道),这时候就把总线设为高阻态,总线的高低电平就随传感器控制了。
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询