怎样用verilog实现收到完整帧后 先一个一个传到RAM1 再将RAM1整个传到RAM2

 我来答
ytchuang713
2012-10-11 · 超过19用户采纳过TA的回答
知道答主
回答量:39
采纳率:0%
帮助的人:31.5万
展开全部
您好,

首先请确认使用2-port SRAM, 1-port SRAM, 或register array.
以下我针对每一种做分析,希望对您有帮助

基本作法: 先算出解资料的最大吞吐量 (throughput)
有了througput,就可在反算出最小需要的RAM size.
有了RAM size,接下来就决定使用那一种RAM

a. 2-port SRAM

缺点: 面积一般较大
优点: 同一个cycle中,可以同时读同时写 (一边写一边读)

b. 1-port SRAM

缺点: 一次只能单一读或单一写
优点: 面积较小

c. register array

缺点: 面积大,随著size变大,synthesis会变得很难 (一般大於512B就不是很建议了)
优点: 速度最快,单一个cycle中,可以同时读写 (如果不做register-out)

另外您也可以考虑 ping-pong buffer (两个1-port SRAM兜出来)
至於控制的部份,您的问题可能需要再具体一些.
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式