怎么把nios2 cpu和自己用verilog编写的数字逻辑弄到一块fpga上 5

 我来答
debei8
2012-11-09 · TA获得超过196个赞
知道答主
回答量:48
采纳率:0%
帮助的人:47.4万
展开全部
如果自己编写的verilog模块和nios2有接口,则把自己编写的模块作为NIOS2的子模块加上去,如果无接口,则分别在顶层例化,具体操作要你自己研究一下,我有点忘了,大概第一个操作是在NIOS软核配置的那个界面下,那个配置界面有很多子选项卡作为配置的不同步骤,其中某个步骤左边的选择框中可以把自己写的模块作为源选上去,挂到avolons总线上。
ydcr168
2012-11-08 · TA获得超过1134个赞
知道小有建树答主
回答量:807
采纳率:40%
帮助的人:227万
展开全部
一种方法就是SOPC Builder建好NIOS 2系统,verilog编写的数字逻辑封装成模块后,直接在quarter II里面建原理图,调用两部分模块,直接连起来就OK了。还有种方法就是将你的数字逻辑封装成IP挂到nios2 系统总线上去
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
百度网友c5bf415bd
2012-11-09 · TA获得超过263个赞
知道小有建树答主
回答量:448
采纳率:100%
帮助的人:174万
展开全部
建议直接把VERILOG 逻辑直接封装成IP 挂到AVALON 总线,
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
收起 更多回答(1)
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式