verilog always@(posedge clk or posedge clrb)表示 清零端是高电平有效吗

这个描述的是D触发器:beginif(clrb)q<=0;elseq<=d;endclrb为1的时候开始清零,触发器清零不是低电平有效吗... 这个描述的是D触发器:begin
if(clrb) q<=0;

else q<=d;
end clrb为1的时候开始清零,触发器清零不是低电平有效吗
展开
 我来答
匿名用户
2013-07-23
展开全部
always@(posedge clk or posedge clrb)表示 清零端是高电平有效,
posedge代表上升沿;negedge代表下降沿;
代表clrb异步复位信号,如果没用posedge clrb,为同步复位信号,就是需要时钟跳变时,输出才发生变化。
触发器复位有高电平有效,也有低电平有效。
追问
可是D触发器复位端不是低电平有效的吗,这个描述的就是D触发器啊
追答
也有高电平有效的D触发器啊
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式