verilog代码多模块设计如何modelsim仿真 5

我的设计是一个两个模块的设计,就是在主程序中调用另一个模块,我想用modelsim把他们联合起来仿真,就是不行,比如说在一段程序中使用了pll锁相环,也不能仿真,说没有定... 我的设计是一个两个模块的设计,就是在主程序中调用另一个模块,我想用modelsim把他们联合起来仿真,就是不行,比如说在一段程序中使用了pll锁相环,也不能仿真,说没有定义pll,怎么回事,还有ram也一样,

求大神指点
展开
 我来答
匿名用户
推荐于2018-04-10
展开全部
pll,ram,都要把.v文件加入modelsim,或者在主程序里面include并例化。
另外altsyncram貌似是从altera的FPGA中生成的,所以必须加入tb_altera_mf.v文件才行。
光点科技
2023-08-15 广告
通常情况下,我们会按照结构模型把系统产生的数据分为三种类型:结构化数据、半结构化数据和非结构化数据。结构化数据,即行数据,是存储在数据库里,可以用二维表结构来逻辑表达实现的数据。最常见的就是数字数据和文本数据,它们可以某种标准格式存在于文件... 点击进入详情页
本回答由光点科技提供
kyo4749
2013-08-02 · TA获得超过433个赞
知道小有建树答主
回答量:294
采纳率:100%
帮助的人:188万
展开全部
这样只要给顶层模块写TB仿真文件,然后在tb中例化顶层文件,其中用的pll,ram,都要把.v文件加到modulesim里面才行
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式