调试SDRAM时,数据读写不正常,求助!!
有哪位高手,调试SDRAM时碰到部分数据的读写不正常?而另外一部分数据正常的情况?我们用的是32位的其中有8位数据读不进去是怎么回事?求高人指点!!!我的处理器是6437...
有哪位高手,调试SDRAM时 碰到 部分数据的读写不正常?而另外一部分数据正常 的情况 ?我们 用的是32位的其中 有 8 位数据读不进去是怎么回事? 求高人指点!!! 我的处理器是 6437 SDRAM是K4T51163QC,我把这8位与 DSP连接的数据线断开后 查看MEMORY 这八位数据全部是1也就是0xFF,而导通其中的一根的话不管向这几位写任何数据 对应的位就始终零,我们怀疑这几位被什么东西拉低了但始终找不到有人遇到过这种情况吗? 我们纠结了好长时间了........
展开
2013-08-20
展开全部
串口读写SDRAM的调试经验 1。用ModelSim仿真时SDR有一管脚始终高阻,耽误了不了时间。还是老问题,控制模块里的wire连线与功能模块的端口不一致(Fifo_Data写成Fifo_DATA)。这种问题Verilog编译是不会报错的,一旦出错就让人抓狂。 2。经FIFO,读取串口时,第一个字符读不到,原因就是FIFO要等Read信号重新变高时才出数据。但开始时却怀疑自已对非阻塞赋值的理解,耽误几个小时。 3。一开始使用SDRAM模块,却没有用PLL给SDRAM和SDR控制器分频,自已去摸索太难了。
2013-08-20
展开全部
建议楼主把问题在dsp专栏中发布看看有没有人能帮到你。
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询