请问在Verilog中模块源代码和测试模块源代码关系

如果不写测试代码将会出出现什么问题!... 如果不写测试代码将会出出现什么问题! 展开
 我来答
alexhex
2008-09-03 · TA获得超过106个赞
知道答主
回答量:62
采纳率:0%
帮助的人:38.6万
展开全部
首先,模块源代码描述了一个电路,这个电路要工作,肯定需要一个外部环境(比如clk信号的输入之类的),然后,这个电路的输出我们也希望能查看。

在实际烧写进FPGA之前,我们希望用一个软件来模拟这个电路工作的情况,也就是所说的仿真。

然后,测试代码(testbench)是用来模拟源代码所实现的电路的外部环境的,也可以通过软件来查看这个电路的输出信号的波形。

所以,不写测试代码,只要你能保障源代码正确无误,是可以不用仿真的(但说实话,谁能保证呢,除非电路太简单了)。

另外,由于模块的源代码是要生成具体器件的,所以必须是可综合的。而测试代码只是模拟外部环境,所以不需要是可综合的。
ZESTRON
2024-09-04 广告
在Dr. O.K. Wack Chemie GmbH,我们高度重视ZESTRON的表界面分析技术。该技术通过深入研究材料表面与界面的性质,为提升产品质量与可靠性提供了有力支持。ZESTRON的表界面分析不仅涵盖了相变化、化学反应、吸附与解吸... 点击进入详情页
本回答由ZESTRON提供
霜皛06d
2008-08-31 · TA获得超过1204个赞
知道小有建树答主
回答量:707
采纳率:33%
帮助的人:502万
展开全部
如果不写测试代码的话 没有激励源
你就不知道你写的模块是否正确
在仿真环境里没有波形

就是说: 你写的模块,连经过功能仿真 怎么知道这个模块是正确的

举个例子: 你怎么知道 某种动物能抓老鼠?
答案是: 让它抓一只试试

能抓到老鼠的才是好猫, 不经过测试,没有人敢用这个模块
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
福新语检萦
2020-03-18 · TA获得超过3万个赞
知道小有建树答主
回答量:1.1万
采纳率:31%
帮助的人:954万
展开全部
如果用的ise,你直接生成verilog
test文件,会帮你把乘法器模块添加进去,然后根据需要修改输入参数的值
always
#5
clk
=
!clk;
always
@(posedge
clk)
begin
//输入参数的值
end
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
shichuanwuhan
2008-08-29
知道答主
回答量:20
采纳率:0%
帮助的人:0
展开全部
什么问题都不会有~测试可以有很多方式,完全可以不用testbench(modelsim才有的功能)而用波形仿真(quartus自带的功能)。

测试代码只是用来测试的。
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
百度网友a133c2358
2008-09-01
知道答主
回答量:2
采纳率:0%
帮助的人:0
展开全部
不会出现问题,
源代码是可综合的,应该是硬件描述语言的一个子集
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
收起 2条折叠回答
收起 更多回答(4)
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式