verilog语言怎么将50MHZ分为1hz和5hz?

 我来答
那年花落丶心殇
2018-03-09 · TA获得超过2919个赞
知道小有建树答主
回答量:213
采纳率:0%
帮助的人:6.2万
展开全部
  1. 纯粹的数字电路是不能实现3.5分频的。

  2. 不要求综合的,Verilog可以实现。

  3. 大致思路是分频,然后分成2路信号:各路信号不变化。

  • 分频器用于较高频率的时钟进行分频作,得到较低频率的信号,一般实现可通过计数器实现。

  • 1kh时钟期为2Mhz时钟期的2倍,因为尽管是DCM或者PLL,DLL,输入时钟是由最小约束的,一般是在10M左右,倍频系数也在,5M以下已经是不太可能的事情了!

  • 当然理论上类似于DCM的时钟管理单元可以级联,DCM最大输出时钟也不过240M左右,每个DCM管理单元的倍频系数最高也就16左右。

推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式