FPGA的任何一个IO引脚是不是可以作为时钟输入口啊?
我现在用ALTERAEP1C3T100C6片子,一个主时钟,另外还有3个时钟,这三个时钟是用来写入数据的,每来一个时钟沿写一个数据,这三个时钟是不是可以接任一个IO口上啊...
我现在用ALTERA EP1C3T100C6片子,一个主时钟,另外还有3个时钟,这三个时钟是用来写入数据的,每来一个时钟沿写一个数据,这三个时钟是不是可以接任一个IO口上啊
展开
4个回答
推荐于2017-09-23 · 知道合伙人教育行家
关注
展开全部
理论上来说是可以的,但是使用的时候需要注意,时钟过多可以会引起相互之间的干扰,处理不好就会发生数据紊乱的现象。
FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。
FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。
意法半导体(中国)投资有限公司
2023-06-12 广告
2023-06-12 广告
STM32F103是一款高性能的嵌入式芯片,由意法半导体(STMicroelectronics)公司生产。它是STM32系列芯片之一,具有紧凑、低功耗、高性能等特点,被广泛应用于嵌入式系统中。STM32F103的主要特点包括:1. 集成了A...
点击进入详情页
本回答由意法半导体(中国)投资有限公司提供
展开全部
理论上来说是可以的,但是使用的时候需要注意,时钟过多可以会引起相互之间的干扰,处理不好就会发生数据紊乱的现象。
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
展开全部
时钟信号最好通过专用时钟引脚输入,否则容易出现问题。
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
展开全部
放到专用的时钟接口上面.具体的是哪一个,请查看相应芯片的Datasheet.
本回答被提问者采纳
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询