fpga 外部IO口可以作为外部时钟的输入吗??? 10

fpga外部IO口可以作为外部时钟的输入吗???为什么我一个IO口作为时钟输入,另外一个IO口作为输出,输出总是二分频呢?????... fpga 外部IO口可以作为外部时钟的输入吗???为什么我一个IO口作为时钟输入,另外一个IO口作为输出, 输出总是二分频呢????? 展开
 我来答
拱云英8
2011-10-24 · TA获得超过536个赞
知道小有建树答主
回答量:145
采纳率:0%
帮助的人:182万
展开全部
猜测,你输出二分频的原因是这样
always@(negedge clk_in)
out = ~out;
这样clk_in每个下降沿才是out翻转一回,当然是二分频了。我初学是也犯过这样的错误。

还有,很重要一点,普通io作为时钟信号,一般需要做一个处理才可以作为时钟使用,否则受毛刺的影响太大,有条件的话用个高速时钟对这个信号作边沿检测类似处理。
意法半导体(中国)投资有限公司
2023-06-12 广告
STM32F103是一款高性能的嵌入式芯片,由意法半导体(STMicroelectronics)公司生产。它是STM32系列芯片之一,具有紧凑、低功耗、高性能等特点,被广泛应用于嵌入式系统中。STM32F103的主要特点包括:1. 集成了A... 点击进入详情页
本回答由意法半导体(中国)投资有限公司提供
百度网友664cd3749
2011-10-21
知道答主
回答量:21
采纳率:0%
帮助的人:15.4万
展开全部
我也前也遇到过这样的问题,很费解 ,最好是把时钟接到时钟管脚上,或者外部加上驱动芯片把信号整形,这是信号时钟不是很好(边沿不是很清晰)造成的。阻塞赋值q<=clk 这样写是没用的!如果要这样赋值可以直接用等号,或者直接用线连起来。如 assign q=clk; 还有 你用的哪个FPGA芯片?不同芯片驱动能力不一样
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
小弯弯呢B2
2011-10-21 · TA获得超过393个赞
知道小有建树答主
回答量:112
采纳率:0%
帮助的人:123万
展开全部
最好选择专用的时钟输入,在使用PLL和全局时钟是必须的,其它情况为了更好地SI,建议使用时钟输入pin。至于你仿真没有问题,我想问你是功能仿真,还是布线后仿真?如果方便的话,可以把源代码发给我帮你看下,这个问题应该很简单啊!邮箱:zhy56672368@126.com
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
thumb2
2011-10-20
知道答主
回答量:15
采纳率:0%
帮助的人:15.5万
展开全部
q<=clk这样写不行吗?使用了锁相环了吗?输入频率对吗?
追问
程序应该没有问题,我仿真过的,锁相环没有使用,要自己写,吗???输入频率正常
追答
时钟应该由时钟输入的专用引脚输入~我也是新手~还望其他大神指点~
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
收起 2条折叠回答
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式