实际的FPGA项目,模块间调用是否都是靠使能标志位?

因为之前学习时,发现黑金的开发板的实验代码,他们的多个模块间的调用都是靠使能标志位。而最近看到程序匠人写的一篇文章,也介绍了模块化的程序结构,模块间的调用是安排了“使能标... 因为之前学习时,发现黑金的开发板的实验代码,他们的多个模块间的调用都是靠使能标志位。而最近看到程序匠人写的一篇文章,也介绍了模块化的程序结构,模块间的调用是安排了“使能标志”。 因为在学习阶段,所以一般写的模块基本都是一个。很少写到多个模块。做实验也是照代码写了一遍而已。很少自己独立写出多个模块。 所以很想问实际的项目中,多个模块的调用真的是这样吗?高手能否赐教一下。 展开
 我来答
h苗硺5I苕v
2014-07-20 · 超过73用户采纳过TA的回答
知道答主
回答量:183
采纳率:0%
帮助的人:66.8万
展开全部
不尽然,看模块的工作。比如有些模块与模块间是连续的数据流,你就可以不用使能,可以用启动信号,完成输出。这样子模块的使能会是自我生成的,你启动它一次,它就工作一次,而且完成后给出一个完成信号通知你。 另外一些通信模块,在接收状态时它是要一直工作的,它没有你所言的使能。它的工作是自我判断的。 查看原帖>>
本回答被提问者采纳
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
收起 1条折叠回答
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式