展开全部
FPGA内部写一个串转并的模块(其实就是一个16位的移位寄存器),等16位数据都接收到后一次输出给内部处理。这样的话,提供给AD7705的SPI时钟16分频之后给串转并的输出控制就可以了
追问
感谢您的不吝赐教!
但我感觉,时钟好像有点不好处理,感觉会AD量化会有一些延迟,会不会造成时序混乱错位?本人是菜鸟级所以~~
所以麻烦再赐教了!
再次感谢!
追答
时序不会混乱啊,用状态机做
AD7705有DATA READY引脚DRDY,先判断该引脚。转换结束后,依次讲数据读入,并移位,这里SPI时钟跟移位模块时钟一样。读入十六位转换值之后,并行输出一次就行了。
状态机做,就跟单片机差不多了,顺序执行就是了
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询