verilog 上下边沿同时触发 可综合代码实现
always@(posedgeactive_row_en)active_row[cnt1]<=1'd1;always@(negedgeactive_row_en)acti...
always@(posedge active_row_en)
active_row[cnt1]<=1'd1;
always@(negedge active_row_en)
active_row[cnt1]<=1'd0;
这样的代码为什么不可以综合,求解决办法。就是想在active_row_en 的上下边沿都触发,acitve_row_en的频率是1M 展开
active_row[cnt1]<=1'd1;
always@(negedge active_row_en)
active_row[cnt1]<=1'd0;
这样的代码为什么不可以综合,求解决办法。就是想在active_row_en 的上下边沿都触发,acitve_row_en的频率是1M 展开
3个回答
展开全部
这个active_row_en很有问题它可能会有很多的毛刺,并非是真正的上沿和下降沿,再一个如此设计会导致触发器所用时钟彼此不一致,应该用系统的时钟做一个上升沿检测和一个下降沿检测!
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
展开全部
active_row[cnt1]不可以在两个always块中都赋值,会报错的。
你可以试试不加posedge和nededge ,就是 always @(active_row_en),这样只要active_row_en值变化就触发。
你可以试试不加posedge和nededge ,就是 always @(active_row_en),这样只要active_row_en值变化就触发。
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询