verilog 上下边沿同时触发 可综合代码实现

always@(posedgeactive_row_en)active_row[cnt1]<=1'd1;always@(negedgeactive_row_en)acti... always@(posedge active_row_en)
active_row[cnt1]<=1'd1;
always@(negedge active_row_en)
active_row[cnt1]<=1'd0;
这样的代码为什么不可以综合,求解决办法。就是想在active_row_en 的上下边沿都触发,acitve_row_en的频率是1M
展开
 我来答
sxmman
2012-07-28 · TA获得超过146个赞
知道答主
回答量:91
采纳率:100%
帮助的人:85.3万
展开全部
从语法上看,一个触发器在两个process 里面赋值是不可综合的
其次,在FPGA里面,有双沿触发的触发器吗?没有吧,所以即使可以综合,最后map的时候也会报错。
要么用沿检测实现,但是这时就不能叫“上下沿都触发了”。
Hua丽de转身
推荐于2018-05-09 · 超过13用户采纳过TA的回答
知道答主
回答量:48
采纳率:0%
帮助的人:35.2万
展开全部
这个active_row_en很有问题它可能会有很多的毛刺,并非是真正的上沿和下降沿,再一个如此设计会导致触发器所用时钟彼此不一致,应该用系统的时钟做一个上升沿检测和一个下降沿检测!
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
百度网友a758f13
2012-07-28
知道答主
回答量:19
采纳率:0%
帮助的人:14.7万
展开全部
active_row[cnt1]不可以在两个always块中都赋值,会报错的。
你可以试试不加posedge和nededge ,就是 always @(active_row_en),这样只要active_row_en值变化就触发。
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
收起 更多回答(1)
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式