FPGA普通引脚皮配置为时钟输入管脚 100
两块开发板需要时钟同步,想用其中一块提供另一块的时钟,但是第二块的时钟输入管脚没有引出来,只能用普通管脚作为时钟输入,但是不懂怎么配置,求大神指导。。...
两块开发板需要时钟同步,想用其中一块提供另一块的时钟,但是第二块的时钟输入管脚没有引出来,只能用普通管脚作为时钟输入,但是 不懂怎么配置 ,求大神指导。。
展开
佳达源
2024-10-28 广告
2024-10-28 广告
AT24C256C-SSHL-T是一款高性能的EEPROM(电可擦可编程只读存储器)芯片,专为需要大容量数据存储的应用设计。它采用I2C总线接口,提供256Kbit(即32KB)的存储空间,非常适合于需要频繁读写操作或数据备份的电子设备中。...
点击进入详情页
本回答由佳达源提供
展开全部
在多时钟系统里就需要用到多个时钟引脚啊!所谓的时钟引脚其实就是一个输入驱动器,因为时钟需要驱动的电路多,负载大,又需要延时小,所以需要大的驱动能力。芯片提供的几个全局时钟引脚没有区别,可以随便选择用,方便pcb走线就可以了。
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
展开全部
直接用就好了,可能没有专门的时钟输入管脚到各个寄存器的速度快,但是如果要求不高的话没问题。
追问
需要用作PLL的输入。。。。
追答
你不能在第一块上先做倍频在给第二块吗?
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
展开全部
需要使用PLL的话,一定要将时钟接到专用的时钟管脚上
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
展开全部
PLL的使用需要专用时钟管脚,如果没有连接到,或者硬件设计时没有预先做连接,那么只能飞线了。
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询