FPGA普通引脚皮配置为时钟输入管脚 100

两块开发板需要时钟同步,想用其中一块提供另一块的时钟,但是第二块的时钟输入管脚没有引出来,只能用普通管脚作为时钟输入,但是不懂怎么配置,求大神指导。。... 两块开发板需要时钟同步,想用其中一块提供另一块的时钟,但是第二块的时钟输入管脚没有引出来,只能用普通管脚作为时钟输入,但是 不懂怎么配置 ,求大神指导。。 展开
 我来答
besurezhang01
2013-01-05 · TA获得超过3326个赞
知道大有可为答主
回答量:2134
采纳率:66%
帮助的人:1777万
展开全部
如果第二块FPGA的时钟是全局时钟信号,是不建议这么用的,因为普通管脚的驱动能力和延时都比时钟管脚差很多。一定要用的话就直接接进去好了,但是负载很大的情况下时钟延时会很厉害。
追问
但是我需要这个输入用作PLL的输入呢?
追答
可以的!PLL出来的时钟可以直接连到全局时钟的输入端的。
佳达源
2024-10-28 广告
AT24C256C-SSHL-T是一款高性能的EEPROM(电可擦可编程只读存储器)芯片,专为需要大容量数据存储的应用设计。它采用I2C总线接口,提供256Kbit(即32KB)的存储空间,非常适合于需要频繁读写操作或数据备份的电子设备中。... 点击进入详情页
本回答由佳达源提供
沃天蓝融天
2019-02-06 · TA获得超过3万个赞
知道大有可为答主
回答量:1.1万
采纳率:26%
帮助的人:726万
展开全部
在多时钟系统里就需要用到多个时钟引脚啊!所谓的时钟引脚其实就是一个输入驱动器,因为时钟需要驱动的电路多,负载大,又需要延时小,所以需要大的驱动能力。芯片提供的几个全局时钟引脚没有区别,可以随便选择用,方便pcb走线就可以了。
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
yl0409202
2013-01-05 · TA获得超过567个赞
知道小有建树答主
回答量:483
采纳率:0%
帮助的人:287万
展开全部
直接用就好了,可能没有专门的时钟输入管脚到各个寄存器的速度快,但是如果要求不高的话没问题。
追问
需要用作PLL的输入。。。。
追答
你不能在第一块上先做倍频在给第二块吗?
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
ppc68
2013-01-05 · TA获得超过581个赞
知道小有建树答主
回答量:1257
采纳率:100%
帮助的人:773万
展开全部
需要使用PLL的话,一定要将时钟接到专用的时钟管脚上
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
sherry宫野志保xx
2013-01-16
知道答主
回答量:19
采纳率:0%
帮助的人:2.9万
展开全部
PLL的使用需要专用时钟管脚,如果没有连接到,或者硬件设计时没有预先做连接,那么只能飞线了。
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
收起 更多回答(4)
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式